課程資訊
課程名稱
數位電路設計
DIGITAL CIRCUIT DESIGN 
開課學期
96-2 
授課對象
生物資源暨農學院  生物產業機電工程學研究所  
授課教師
陳倩瑜 
課號
BME5406 
課程識別碼
631 U1660 
班次
 
學分
全/半年
半年 
必/選修
選修 
上課時間
星期四6,7,8(13:20~16:20) 
上課地點
電電實驗室 
備註
總人數上限:30人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/962DigitalCircuits 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

此一課程在於介紹數位電路 

課程目標
使學生獲得從事數位IC設計必須之
基礎能力 
課程要求
 
預期每週課後學習時數
 
Office Hours
每週一 13:00~14:00
每週四 13:00~14:00 
指定閱讀
 
參考書目
Fundamentals of Digital Logic with Verilog Design, by
Stephen Brown, Zvonko Vranesic, McGraw-Hill
Science/Engineering/Math; 1 edition (August 20, 2002) (滄海
書局) 
評量方式
(僅供參考)
 
No.
項目
百分比
說明
1. 
作業 
30% 
 
2. 
期中考 
30% 
 
3. 
期末考 
20% 
 
4. 
期末專題 
20% 
 
 
課程進度
週次
日期
單元主題
第1週
02/21  Introduction 
第2週
02/28  國定假日 
第3週
03/06  Logic Circuits and Writing Verilog 
第4週
03/13  Logic Circuits and Writing Verilog (II) 
第5週
03/20  Implementation Technology (請假) 
第6週
03/27  Implementation Technology 
第7週
04/03  Optimized Implementation 
第8週
04/10  Number Systems and Codes 
第9週
04/17  Modular Combinational Logic 
第10週
04/24  Combinational Circuit Design with Programmable Logic Devices 
第11週
05/01  Midterm 
第12週
05/08  Combinational-circuit Building Blocks 
第13週
05/15  Introduction to Sequential Devices 
第14週
05/22  Modular Sequential Logic 
第15週
05/29  Analysis and Synthesis of Synchronous Sequential Circuits 
第16週
06/05  Simplification of Sequential Circuits (project proposal) 
第17週
06/12  Sequential Circuits with Programmable Logic Devices 
第18週
06/19  Final (Verilog coding) 2:20pm開始,
不能上機! 
第19週
06/26  Final Project Demo
2:20pm開始